动漫av纯肉无码av电影网-动漫av纯肉无码国产av-动漫av永久无码精品每-动漫成人无码精品一区二区三区-动漫精品欧美一区二区三区-动漫精品啪啪一区二区免费

產品中心/ products

您的位置:首頁  -  產品中心  -  物理特性分析儀器  -  試驗箱  -  VV511-LH-C12計算機組成原理實驗箱報價
計算機組成原理實驗箱報價

計算機組成原理實驗箱報價
計算機體系結構開發實驗平臺 型號:VV511-LH-C12庫號:M79496 LH-C12 創自設計計算機體系結構開發實驗平臺
一、實驗平臺架構與特點
1、*基于FPGA/CPLD的模塊架構,結構支持USB的GPIF高速傳送,組成如下:
1)USB設備開發與接口模塊:包含USB核心器件CY7C68013(含8051內核)、串行EEPROM 24LC01B

  • 產品型號:VV511-LH-C12
  • 廠商性質:經銷商
  • 更新時間:2025-02-06
  • 訪  問  量:920
立即咨詢

聯系電話:010-59410839

產品詳情

計算機組成原理實驗箱報價

計算機組成原理實驗箱報價

計算機體系結構開發實驗平臺 型號:VV511-LH-C12

庫號:M79496

LH-C12 創自設計計算機體系結構開發實驗平臺

一、實驗平臺架構與特點

1、*基于FPGA/CPLD的模塊架構,結構支持USB的GPIF高速傳送,組成如下:

1)USB設備開發與接口模塊:包含USB核心器件CY7C68013(含8051內核)、串行EEPROM 24LC01B 、SRAM HY62WT081E、EPM3064ATC100、數據總線開關 SN74CB3Q3245、鎖存器 74VHC373、方口USB接口。

2)平臺接口控制用CPLD模塊:包含EPM3512AQC208主芯片、備頻器DS1080L、JTAG下載接口等。

3)CPU或IP Core用FPGA模塊:包含核心器件EP1C12Q240C8、配置芯片EPCS4、JTAG下載接口等。

4)主存模塊4MB SRAM,由8片512K SRAM 62V8400A 組成,1MB Flash放BIOS或TOS,由AM29LA800BT組成。

5)外圍接口開發用CPLD模塊:含EPM1270T144C4和JTAG下載接口等。

6)CPU-BUS擴張模塊:含USB雙向差分器MAX3346E、SRAM HY62WT081E

7)以太網接口模塊:含6PT8515、差分驅動器DS90LV011AH和差分接收器DS90LV012AH。

8)串行通信接口:含MAX232電平轉換器和RS232-9接口。

9)GPIF接口:含SRAM HY62WT081E和IDC-40接口。

10)自設計CPU外部接口:含TFT-LCD顯示接口、IDE硬盤接口、LAN接口等。

2、結構靈活,便于擴充,適宜各種不同結構CPU和目標設計

1)*基于FPGA/CPLD的本身使其結構靈活

2)用作CPU/IP Core的FPGA(30萬門)和外圍接口的CPLD使用背板轉插,方便更換和維護。

3)作CPU的FPGA設計了相當的備份信號并留有較多引腳連接。提供頂層調用目標的詳盡描述模板和引腳配置文件。

4)接口控制用CPLD(萬門)模塊邏輯描述開放,增改方便、說明詳盡。

3、控制簡單,操作方便,智能化的控制和檢測功能

1)帶有上位主機的本系統調試debug(WIN2K/XP)軟件,對CPU及其組成的實驗計算機,具有啟、停,程序加載與校驗。

2)在單步、單指、斷點運行時,在CPU的跟蹤回收邏輯配合下,debug將自動跟蹤回收顯示CPU內部寄存器、總線、狀態等信息,可及時發現錯誤。用戶可在CPU的跟蹤回收邏輯里,自己選擇所要看的信息。

3)目標CPU可透明使用PC機的各種外部設備,在連續運行時可通過雙機(主機與目標CPU)通訊(中斷IO方式),輸入實驗計算機所需要的數據,顯示運行數據、結果與狀態。

4) 對數字邏輯或其它系統實驗(包括計算機組成原理與體系結構部件實驗)時,用debug的讀寫存貯菜單,可對CPU/IP Core的FPGA的空間所設計的寄存器進行其輸入數據和參數設置以及讀出目標輸出信息。

4、遠程設計

1) 操作者可以通過網絡的XP遠程桌面進行設計實驗,操作類同,效果一致。

二、實驗課程項目

A、《計算機組成原理》與《CPU設計與測試》

① CPU各部件設計實驗

1、譯碼器

2、簡單指令部件(硬布線控制)

3、16位運算器

4、存貯器(用FPGA內SRAM)

5、FIFO良好先出存儲器

6、8位累加器、雙端口8×4累加器

7、16位電位型移位邏輯

8、8級嵌套堆棧

9、程序計數器

10、時序邏輯

11、3態總線等

② CPU設計實驗

1、自定義8位指令系統CPU,指令形式:RISC、CISC、MISC;

2、16位指令8086/86兼容CPU,16-40條或全指令集;

3、MIPS的12-16條、32位簡化兼容CPU。

③ 創新CPU設計(配套提供教師講課內容、實驗文件PPT、學生作業內容和要求、設計參考等整套文檔)

1、LC-3 結構CPU設計流程實驗。

2、LC-3 結構并行流水設計實驗。

B、《數字邏輯》

計數器、數碼管譯碼電路、全加器、分頻與系列波、4位數據漢明校驗、簡化串行通訊等。

C、《計算機體系結構》

① 多CPU、共享存貯器、雙機(M、S)通訊、浮點運算器等設計驗證,外加CPU總線擴張板可做橋路、總線轉換、存貯管理和控制部件、外設總體結構等實驗。

② 外圍設備接口邏輯設計實驗包括IDE、TFT-LCD、LAN、USB、RS232、LPT等。

③ 系統BIOS和TOS實驗。

D、《硬件描述語言》與《高密度可編程器件應用》

VHDL、Verilog、AHD等語言編程設計、仿真與下載驗證實驗。

E、作為科研開發硬件邏輯或IP Core設計或USB設備開發的予驗證和培訓系統

所有實驗目標的設計均使用硬件描述語言Verilog HDL和在系統可編程器件FPGA/CPLD實現。實驗中學生不需要接任何線,專心于設計與驗證調試。

實驗過程:目標的Verilog HDL邏輯描述 → 編譯通過 → 邏輯模擬仿真(手工、模板)驗證 → 在實驗平臺測試下載目標邏輯和測試程序數據測試驗證。

對FPGAD/CPLD編程下載提供頂層調用目標的詳盡描述模板和引腳配置文件,為用戶或設計者提供極大的方便。

如果是CPU設計、體系結構實驗,其提高型還包括C語言編寫的指令仿真機、匯編器或編譯器設計,監控程序、BIOS、Tos操作系統設計(可與其它相關課程的實驗配合進行)。

FPGA設計與編程使用Altera的MAX+PlusII10.2、QuartusII4.1-7.2系統。

三、實驗箱配置表

序號 名稱 說明 數量

1 LH-C12實驗主機箱 含詳細技術指標里全部軟硬件 1臺

2 USB下載線 長1.5m 1根

3 方口USB通信線 長1.5m 1根

4 交流電源線1根 長1.5m 1根

5 短路片 30個

6 配套實驗教材 《CPU設計與測試》

《計算機原理與CPU設計實驗指導》 1套


附:使用本實驗箱需配套儀器儀表:萬用表





在線咨詢

留言框

  • 產品:

  • 您的單位:

  • 您的姓名:

  • 聯系電話:

  • 常用郵箱:

  • 省份:

  • 詳細地址:

  • 補充說明:

  • 驗證碼:

    請輸入計算結果(填寫阿拉伯數字),如:三加四=7
  • 企業名稱:

    北京海富達科技有限公司

  • 聯系電話:

    010-59410839

  • 公司地址:

    北京市海淀區上地三街一號

  • 企業郵箱:

    [email protected]

掃碼添加微信

Copyright © 2025北京海富達科技有限公司 All Rights Reserved    備案號:京ICP備17068766號-1

技術支持:化工儀器網    管理登錄    sitemap.xml

主站蜘蛛池模板: 最新欧美国产亚洲一区二区三 | 91久久久久久亚洲精品蜜桃 | 99久久无码精品一区二区毛片 | 2025亚洲国产精品无码 | 国产成人久久精品流白浆 | 寡妇高潮一级毛片91免费看`日韩一区二区三区 | 麻豆午夜区吴梦 | 国产av福利久久精品无码动漫 | 亚瑟国产精品久久无码 | 日韩伦理片 | 久久国产一区二 | 国产人妻无码一区二区三区18 | 开心五月 激情深爱 | 国产成人精品综合久久久软件 | 无套日出白浆在线播放 | 久久狠狠色狠狠色综合 | 国产成人精品免费视频大全 | 丁香五月色情久久久久 | 一本道久久88综合日韩精品 | 久久久久精品久久久久 | 久久无码欧美一二三区 | 成人国产精品一区二区网站! | 北条麻妃一区二区三区av | 欧美网站精品久久丁香五月 | 夫妇交换性3中文字幕a片 | 欧美一区二区三区在线免费 | 黄到下面流水的爽文很污的情话 | 精品露脸国产偷人在视频 | 成人无遮挡裸免费视频在 | 久久久无码精品午夜资讯 | 中文人妻无码一区二区三区在线 | 精品国产乱码久久久久久软件大全 | 成人久久18免费软件 | 精品一卡2卡三卡4卡三卡免费 | 国产AV久久人人澡人人爱 | 女人18毛多水多A片视频 | 成人国产精品一级毛片视频 | 亚洲2024无矿砖码砖区 | 亚洲国产成人久久一区二区三区 | 亚洲精品无码AAAAAA片 | 一级片免费视频 |